继去年12月发布国内首个全面兼容RVV1.0的领先RISC-V CPU后,睿思芯科再次展现强大的产品能力。
近日消息,RISC-V领先厂商睿思芯科携新一代CPU产品RiVAI-P600亮相2023 RISC-V中国峰会。
此前,RiVAI-P600作为国内首个全面兼容RVV1.0标准的RISC-V CPU发布,剑指高端市场,如数据中心、自动驾驶、边缘计算等热门应用领域。
据悉,RiVAI-P600具备行业领先性能,拥有独树一帜的深度学习处理能力。基于该产品,睿思芯科已与数家行业头部合作伙伴推进在数据中心等应用领域的落地。
领先RISC-V CPU,满足热门场景需求
随着RISC-V处理器的应用从AIoT向通用计算方向不断拓展,真正能够在数据中心等领域商业化落地的RISC-V CPU在中国市场仍相当稀缺,RiVAI-P600正填补了这一空白。
本次大会上,睿思芯科演示了在RiVAI P600内核上运行用于深度学习的Eigen3库,以及在基于RiVAI P600的多核CPU上运行Linux操作系统。同时也详细介绍了该产品的先进设计、性能特点、落地应用与合作案例,这意味着RiVAI-P600作为RISC-V领域首屈一指的CPU产品,已能够满足诸多高算力应用场景的计算需求。
在向量计算方面,RiVAI-P600拥有强大的第三代向量扩展处理引擎,是国内最早完全支持RVV1.0标准(RISC-V Vector Extension 1.0)并商业化落地的处理器,可提供比业内标杆产品领先数倍的向量处理能力,为深度学习等应用场景提供向量计算支持。并且,在应用中可以采用睿思芯科自研的全自主GCC编译器实现自动向量化,无需手动改写程序,也能获得向量计算的性能优势,带来10-15倍的计算性能提升。同时RiVAI-P600也支持TFlite,Pytorch等模型,具备软件兼容性好、开发周期短、调试与维护简易等优势。
在微架构设计上,RiVAI-P600具有超标量、乱序执行、多发射、多流水线的先进设计,并从能效优化等方面进行创新,在性能、功耗、面积之间取得了很好的平衡,且具有高计算密度和高扩展性的优势。从Arm近年的产品路线可以看出,其重点正从绝对的性能转向更看重能效比,而RiVAI-P600无疑将这一概念真正引入现实。
此外,通过先进的架构设计,P600也可配置为单核或多核架构,支持MESI多核缓存一致性,并支持多Cluster互联,可覆盖从低功耗高能效比,到通用计算的广泛应用场景。
率先商业化落地RISC-V CPU,产品化成熟
从规格、性能等方面,RiVAI-P600均达到了RISC-V CPU的新高度,同时通过广泛的商业化落地,也推动RISC-V架构在性能和应用领域的边界不断拓展。
目前,RiVAI-P600已与多家行业头部企业合作,联合打造在数据中心、边缘计算、汽车安全等领域的SoC产品开发,其原形芯片已完成了测试和验证,即将开始市场应用,预计将在今年正式量产。
为保证商业化落地,促进RISC-V生态发展,睿思芯科在安全、软件生态领域也多有投入。
安全方面,RiVAI-P600支持可信执行环境(Trusted Execution Environment, TEE),能提供比已有主流架构更好的可信任安全防护,该技术已经与大众汽车开展合作。
软件生态方面,睿思芯科的工具链团队率先开发出了全球第一款基于VSCode的 RISC-V 集成开发环境——RiVAI Studio,支持多种Simulator/Emulator的多核调试,支持Vector Core和Scalar Core的应用程序开发,以及支持Gprof/Profile/SystemView等性能分析。同时,睿思芯科研发并开源了世界上首个支持自动向量化和RVV1.0标准的GCC编译器,其代码已经正式合入官方GCC upstream代码库。
未来,跨数据中心基础设施、汽车、5G、网络和存储的潜在市场范围总计超过900亿美元。不难想象, RiVAI-P600的潜在应用市场巨大。
随着睿思芯科旗下满足复杂应用需求的RISC-V CPU落地速度加快,RISC-V指令集的发展潜力再获实证,RISC-V、ARM、X86三足鼎立的局面已成现在时。
审核编辑:刘清